TMS320VC5509AZAY сандық сигнал процессорлары және контроллерлері – DSP, DSC бекітілген нүктелі цифрлық сигнал процессоры 179-NFBGA -40 пен 85
♠ Өнім сипаттамасы
Өнім атрибуты | Төлсипат мәні |
Өндіруші: | Texas Instruments |
Өнім санаты: | Сандық сигнал процессорлары және контроллерлері - DSP, DSC |
RoHS: | Егжей |
Өнім: | DSP |
Серия: | TMS320VC5509A |
Орнату стилі: | SMD/SMT |
Пакет/қорап: | NFBGA-179 |
Негізгі: | C55x |
Ядролар саны: | 1 ядро |
Максималды сағат жиілігі: | 200 МГц |
L1 кэш нұсқауларының жады: | - |
L1 кэш деректер жады: | - |
Бағдарлама жады өлшемі: | 64 кБ |
Деректер ЖЖҚ мөлшері: | 256 кБ |
Жұмыс кернеуі: | 1,6 В |
Ең төменгі жұмыс температурасы: | - 40 С |
Максималды жұмыс температурасы: | + 85 С |
Қаптама: | Науа |
Бренд: | Texas Instruments |
Нұсқау түрі: | Бекітілген нүкте |
Интерфейс түрі: | I2C |
Ылғалға сезімтал: | Иә |
Өнім түрі: | DSP - Сандық сигнал процессорлары және контроллерлері |
Зауыттық буманың саны: | 160 |
Ішкі санат: | Енгізілген процессорлар және контроллерлер |
Қоректендіру кернеуі - Макс: | 1,65 В |
Қоректендіру кернеуі - Мин: | 1,55 В |
Күзет таймерлері: | Күзет таймері |
♠ TMS320VC5509A бекітілген нүктелі цифрлық сигнал процессоры
TMS320VC5509A тіркелген нүктелі цифрлық сигнал процессоры (DSP) TMS320C55x DSP ұрпақ процессорының процессорының ядросына негізделген.C55x™ DSP архитектурасы параллелизмнің жоғарылауы және қуаттың шығынын азайтуға толық назар аудару арқылы жоғары өнімділікке және төмен қуатқа қол жеткізеді.Орталық процессор бір бағдарлама шинасы, үш деректерді оқу шинасы, екі деректерді жазу шинасы және перифериялық және DMA әрекетіне арналған қосымша автобустардан тұратын ішкі шина құрылымын қолдайды.Бұл автобустар бір циклде үш деректерді оқуды және екі деректерді жазуды орындау мүмкіндігін қамтамасыз етеді.Параллельді түрде, DMA контроллері орталық процессор әрекетіне тәуелсіз бір циклде екіге дейін деректерді тасымалдауды орындай алады.
C55x процессоры әрқайсысы бір циклде 17 биттік x 17 биттік көбейтуге қабілетті екі көбейткіш жинақтау (MAC) бірлігін қамтамасыз етеді.Орталық 40-биттік арифметикалық/логикалық блокқа (ALU) қосымша 16-биттік ALU қолдау көрсетеді.ALU пайдалану параллель әрекетті және қуат тұтынуды оңтайландыру мүмкіндігін қамтамасыз ететін нұсқаулар жиынтығының бақылауында болады.Бұл ресурстар C55x процессорының мекенжай блогында (AU) және деректер блогында (DU) басқарылады.
C55x DSP генерациясы жақсартылған код тығыздығы үшін айнымалы байт ені нұсқаулығын қолдайды.Нұсқау блогы (IU) ішкі немесе сыртқы жадтан 32 биттік бағдарламаны алуды орындайды және Бағдарлама блогы (PU) үшін нұсқауларды кезекке қояды.Бағдарлама блогы нұсқауларды декодтайды, тапсырмаларды AU және DU ресурстарына бағыттайды және толық қорғалған құбырды басқарады.Болжалды тармақталу мүмкіндігі шартты нұсқауларды орындау кезінде құбырды шаюды болдырмайды.
Жалпы мақсаттағы енгізу-шығару функциялары және 10-биттік A/D СКД, пернетақталар және медиа интерфейстері үшін күй, үзілістер және бит енгізу/шығару үшін жеткілікті түйреуіштерді қамтамасыз етеді.Параллель интерфейс екі режимде жұмыс істейді, не HPI портын пайдаланатын микроконтроллерге бағынышты ретінде немесе асинхронды EMIF көмегімен параллель медиа интерфейсі ретінде.Сериялық медиаға екі MultiMedia Card/Secure Digital (MMC/SD) перифериялық құрылғылар және үш McBSP арқылы қолдау көрсетіледі.
5509A перифериялық жинақта EPROM және SRAM сияқты асинхронды жадтарға, сондай-ақ синхронды DRAM сияқты жоғары жылдамдықты, тығыздығы жоғары жадтарға желімсіз қол жеткізуді қамтамасыз ететін сыртқы жад интерфейсі (EMIF) бар.Қосымша перифериялық құрылғыларға әмбебап сериялық автобус (USB), нақты уақыттағы сағат, бақылаушы таймері, I2C мульти-мастер және қосалқы интерфейс кіреді.Үш толық дуплексті көп арналы буферлі сериялық порттар (McBSPs) әртүрлі салалық стандартты сериялық құрылғыларға желімсіз интерфейсті және 128-ге дейін бөлек қосылған арналары бар көп арналы байланысты қамтамасыз етеді.Жетілдірілген хост-порт интерфейсі (HPI) 5509A құрылғысындағы 32К байт ішкі жадқа хост процессорына кіруді қамтамасыз ету үшін пайдаланылатын 16 биттік параллель интерфейс болып табылады.Көптеген хост процессорларына желімсіз интерфейсті қамтамасыз ету үшін HPI мультиплекстелген немесе мультиплексирленбеген режимде конфигурациялануы мүмкін.DMA контроллері орталық процессордың араласуынсыз алты тәуелсіз арна контексттері үшін деректер қозғалысын қамтамасыз етеді, бір циклде екі 16-биттік сөзге дейін DMA өткізу қабілетін қамтамасыз етеді.Екі жалпы мақсаттағы таймер, сегізге дейін арнайы жалпы мақсаттағы енгізу/шығару (GPIO) түйреуіштері және сандық фазалық құлыпталған цикл (DPLL) сағатын құру да қамтылған.
5509A құрылғысына саланың марапатталған eXpressDSP™, Code Composer Studio™ Integrated Development Environment (IDE), DSP/BIOS™, Texas Instruments алгоритм стандарты және саладағы ең үлкен үшінші тарап желісі қолдау көрсетеді.Code Composer Studio IDE бағдарламасында C компиляторы мен Visual Linker, симулятор, RTDX™, XDS510™ эмуляциялық құрылғы драйверлері және бағалау модульдері бар код жасау құралдары бар.5509A-ға сонымен қатар 50-ден астам негізгі бағдарламалық жасақтама ядролары (FIR сүзгілері, IIR сүзгілері, FFTs және әртүрлі математикалық функциялар), сондай-ақ чип пен тақтаны қолдау кітапханалары бар C55x DSP кітапханасы қолдау көрсетеді.
TMS320C55x DSP өзегі нақты алгоритмдерде өнімділікті арттыру үшін қолданбаға арнайы аппараттық құралдарды қосуға мүмкіндік беретін ашық архитектурамен жасалған.5509A аппараттық құрал кеңейтімдері бағдарламаланатын икемділікпен бекітілген функция өнімділігінің тамаша тепе-теңдігін қамтамасыз етеді, сонымен бірге төмен қуатты тұтынуға және бейне процессорлар нарығында дәстүрлі түрде табу қиын болатын шығындарға қол жеткізеді.Кеңейтімдер 5509A-ға түс кеңістігін түрлендіру, пайдаланушы интерфейсі операциялары, қауіпсіздік, TCP/IP, дауысты тану және мәтінді сөзге түрлендіру сияқты қосымша функцияларды орындау үшін қолжетімді өткізу қабілеттілігінің жартысынан астамымен ерекше бейне кодек өнімділігін қамтамасыз етуге мүмкіндік береді.Нәтижесінде жалғыз 5509A DSP портативті сандық бейне қолданбаларының көпшілігін өңдеуге арналған бос орынмен қуаттай алады.Қосымша ақпаратты кескін/бейне қолданбаларына арналған TMS320C55x аппараттық кеңейтімдерін бағдарламалаушының анықтамасынан қараңыз (әдебиет нөмірі SPRU098).DSP кескінді өңдеу кітапханасын пайдалану туралы қосымша ақпаратты TMS320C55x кескінді/бейне өңдеу кітапханасын бағдарламалаушының анықтамасын (әдебиет нөмірі SPRU037) қараңыз.
• Өнімділігі жоғары, қуаты аз, бекітілген нүктелі TMS320C55x™ сандық сигнал процессоры
− 9,26-, 6,95-, 5-нс Нұсқау циклінің уақыты
− 108-, 144-, 200-МГц Сағат жиілігі
− Әр циклде орындалатын бір/екі нұсқау
− Қосарлы көбейткіштер [секундына 400 миллионға дейін көбейту-жинақтау (MMACS)]
− Екі арифметикалық/логикалық бірлік (ALU)
− Үш ішкі деректер/операнды оқу шинасы және екі ішкі деректер/операндтық жазу шинасы
• 128K x 16-биттік чиптегі жедел жад, Құрамы:
− 64K байт қос қолжетімді жедел жад (DARAM) 8 блок 4K × 16-бит
− 192K байт бір реттік жедел жад (SARAM) 4K × 16 бит 24 блок
• Бір күту күйіндегі чиптегі ROM 64К байт (32К × 16 бит)
• 8М × 16-биттік максималды мекенжайлық сыртқы жад кеңістігі (синхронды DRAM)
• 16 разрядтық сыртқы параллельді шиналық жадының біреуін де қолдайды:
− GPIO мүмкіндіктері және желімсіз интерфейсі бар сыртқы жад интерфейсі (EMIF):
− Асинхронды статикалық жедел жад (SRAM)
− Асинхронды EPROM
− Синхронды DRAM (SDRAM)
− GPIO мүмкіндіктері бар 16 биттік параллельді кеңейтілген хост-порт интерфейсі (EHPI)
• Алты құрылғының функционалдық доменінің бағдарламаланатын төмен қуатты басқаруы
• Чиптегі сканерлеуге негізделген эмуляция логикасы
• Чиптегі перифериялық құрылғылар
− Екі 20-биттік таймер
− Күзетші таймері
− алты арналы жадқа тікелей қол жеткізу (DMA) контроллері
− комбинациясын қолдайтын үш сериялық порт:
− 3-ке дейін көп арналы буферлі сериялық порттар (McBSPs)
− 2 мультимедиа/қауіпсіз сандық карта интерфейсіне дейін
− Бағдарламаланатын фазалық құлыпталған циклдік сағат генераторы
− Жеті (LQFP) немесе сегіз (BGA) жалпы мақсаттағы енгізу/шығару (GPIO) істіктері және жалпы мақсаттағы шығыс істіктері (XF)
− Жаппай, үзу және изохронды тасымалдауларды қолдайтын толық жылдамдықты USB (12 Мбит/с) құл порты
− Inter-Integrated Circuit (I2C) Multi-Master and Slave интерфейсі
−Нақты уақыттағы сағат (RTC), кристалдық кірісі, бөлек сағат домені, бөлек қуат көзі
− 4-арна (BGA) немесе 2-арна (LQFP) 10-биттік дәйекті жуықтау A/D
• IEEE Std 1149.1† (JTAG) шекаралық сканерлеу логикасы
• Пакеттер:
− 144-Терминалды төмен профильді төрт жалпақ пакет (LQFP) (PGE жұрнағы)
− 179-Terminal MicroStar BGA™ (Шарлы тор массиві) (GHH жұрнағы)
− 179-Терминал қорғасынсыз MicroStar BGA™ (шарлы тор массиві) (ZHH жұрнағы)
• 1,2-В ядро (108 МГц), 2,7-V – 3,6-VI/Os
• 1,35-В ядро (144 МГц), 2,7-V – 3,6-VI/Os
• 1,6-V ядро (200 МГц), 2,7-V – 3,6-VI/Os
• Гибридті, электрлік және күштік пойыз жүйесі (EV/HEV)
– Батареяны басқару жүйесі (BMS)
– Борттық зарядтағыш
– Тартқыш инвертор
– тұрақты/тұрақты ток түрлендіргіші
– Стартер/генератор